Главная         Авторы   Статьи   Год проведения   Тематика   Организации        Конференция МЭС

АО "МЦСТ"

Листинг всех работ организации. Нажмите на название работы для того, чтобы получить по ней полную информацию.

2010 
  Ветошкин А.А.
SystemVerilog утверждения для верификации и имитационного моделирования
2012 
  Шмелёв В.А., Стотланд И.А.
Автономная верификация микропроцессоров на основе эталонных моделей разного уровня абстракции
  Исаев М.В., Кожин А.С., Костенко В.О., Поляков Н.Ю., Сахин Ю.Х.
Двухъядерная гетерогенная система на кристалле “Эльбрус-2С+”
  Ровнягин М.М.
Использование UVM для автономной верификации цифровой аппаратуры
  Мороз Я.Н.
Особенности методов проектирования систем питания высокопроизводительных микропроцессоров на этапе физического проектирования кристалла
2014 
  Юрлин С.В., Бычков И.Н.
Прототипирование на основе ПЛИС для верификации многоядерных микропроцессоров
  Потовин Ю.М., Соин С.
Разработка быстродействующего блока памяти с ассоциативной выборкой
2016 
  Камкин А.С., Буренков В.С.
Метод масштабируемой верификации PROMELA-моделей протоколов когерентности кэш-памяти
  Юрлин С.В.
Реализация каналов оперативной памяти DDR4 микропроцессора "Эльбрус-8С2"
  Кожин А.С., Альфонсо Д.М., Деменко Р.В., Кожин Е.С., Колычев Р.Е., Костенко В.О., Поляков Н.Ю., Смирнова Е.В., Смирнов Д.А., Смольянов П.А., Тихорский В.В.
Эльбрус 8C - первый отечественный восьмиядерный микропроцессор, изготовленный по технологии 28 нм
2018 
  Иванов А.А., Юрлин С.В.
Инженерные системы модулей эмуляции в форм-факторе КУБ-ПРО
  Петров А.Н., Юрлин С.В.
Разработка проекта ПЛИС FPGA модуля прототипа микропроцессора
  Юрлин С.В.
Технологии построения масштабируемых прототипов серверных микропроцессоров
2020 
  Петров А.Н., Юрлин С.В.
Адаптация RTL-описания системы на кристалле для распределенной системы эмуляции
  Недбайло Ю.А.
Анализ масштабируемости многоядерного микропроцессора с помощью моделирования на основе трасс событий
  Науменко А.А., Воробьев А.С.
Расчёт электрических характеристик шин питания в коммутационной плате микропроцессора
 

Copyright © 2009-2024 ИППМ РАН. All Rights Reserved.

Разработка сайта - ИППМ РАН