Главная         Авторы   Статьи   Год проведения   Тематика   Организации        Конференция МЭС

Цифровой сигнальный процессор с нетрадиционной рекуррентной потоковой архитектурой  

Авторы
 Волчек В.Н.
 Степченков Ю.А.
 Петрухин В.С.
 Прокофьев А.А.
 Зеленов Р.А.
Год публикации
 2010
УДК
 004.272.44

Аннотация
 В статье представлены результаты разработки цифрового сигнального процессора с нетрадиционной рекуррентной потоковой архитектурой. Помимо специфики самой архитектуры, рассматриваются особенности организации вычислительного устройства, ориентированного на эффективное исполнение алгоритмов цифровой обработки сигналов. Отмечено, что в качестве аппаратного базиса для разработки используется ПЛИС фирмы Altera семейства Stratix III, а в качестве языка описания аппаратуры – язык VHDL. Показаны особенности VHDL-описания основных функциональных блоков для эффективного синтеза в ПЛИС. Приведены результаты синтеза.
Ключевые слова
 Цифровой сигнальный процессор; потоковая архитектура; рекуррентность; многоядерность; параллелизм; VHDL-синтез; ПЛИС.
Ссылка на статью
 Волчек В.Н., Степченков Ю.А., Петрухин В.С., Прокофьев А.А., Зеленов Р.А. Цифровой сигнальный процессор с нетрадиционной рекуррентной потоковой архитектурой // Проблемы разработки перспективных микро- и наноэлектронных систем - 2010. Сборник трудов / под общ. ред. академика А.Л.Стемпковского. М.:ИППМ РАН, 2010. С. 412-417.
Адрес статьи
 http://www.mes-conference.ru/data/year2010/papers/m10-134-66131.pdf

Copyright © 2009-2024 ИППМ РАН. All Rights Reserved.

Разработка сайта - ИППМ РАН