Главная         Авторы   Статьи   Год проведения   Тематика   Организации        Конференция МЭС

Архитектура и структурно-топологические особенности бит-потоковых устройств  

Авторы
 Буренева О.И.
 Милакин А.Д.
 Миронов С.Э.
Год публикации
 2021
DOI
 10.31114/2078-7707-2021-3-122-129
УДК
 004.3

Аннотация
 В статье изложены результаты исследований в области аппаратной реализации бит-потоковых устройств, работа которых основана на методе малых приращений, что позволяет выполнять различные арифметические преобразования в базисе операций инкремент/декремент. Архитектурные особенности бит-потоковых вычислителей показаны на примере множительно-делительного устройства. Проведена оценка быстродействия и аппаратных затрат при его реализации на ПЛИС с использованием описания на языке Verilog. Изложены аспекты реализации бит-потоковых устройств в виде заказных фрагментов СБИС и проведено сравнение характеристик традиционных матричных устройств и бит-потоковых вычислителей.
Ключевые слова
 бит-потоковые устройства, матричные вычислительные устройства, конвейерные схемы, структурная организация, топологическая реализация, множительно-делительное устройство.
Ссылка на статью
 Буренева О.И., Милакин А.Д., Миронов С.Э. Архитектура и структурно-топологические особенности бит-потоковых устройств // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2021. Выпуск 3. С. 122-129. doi:10.31114/2078-7707-2021-3-122-129
Адрес статьи
 http://www.mes-conference.ru/data/year2021/pdf/D048.pdf

Copyright © 2009-2024 ИППМ РАН. All Rights Reserved.

Разработка сайта - ИППМ РАН