Главная         Авторы   Статьи   Год проведения   Тематика   Организации        Конференция МЭС

Тематика

Листинг работ с разбиеним по тематике докладов. Нажмите на название работы для того, чтобы увидеть ее подробное описание. Выборку можно ограничить, указав диапазон годов проведения конференции, или выбрав одну конкретную тему.

Выбрать: с по год
 
Все темы

Веб-технологии в САПР СБИС
Генетические алгоритмы в САПР СБИС
Исследование магнитных свойств материалов
Клеточные автоматы
Методы высокоуровневого моделирования
Методы и алгоритмы автоматизации топологического проектиров...
Методы логического синтеза и функционально-логического моде...
Методы моделирования электрических характеристик СБИС
Методы приборно-технологического моделирования СБИС
Методы цифровой обработки информации и цифровые фильтры
Методы электро-теплового моделирования
Модели приборов для схемотехнического моделирования
Моделирование каналов передачи данных
Нейронные сети
Нетрадиционные вычислительные системы
Проблемы разработки АЦП
Проблемы разработки сенсорной микросхемотехники
Проектирование СБИС сигнальных процессоров
Проектирование аналоговых и смешанных функциональных блоков...
Проектирование микро-электромеханических систем
Проектирование помехоустойчивых систем
Проектирование приборов наноэлектроники
Проектирование приборов наноэлектроники на базе джозефсонов...
Проектирование радиационно-стойких СБИС
Проектирование систем на кристалле (СнК) и IP-блоков
Проектирование технологических процессов
Проектирование фотоприёмных СБИС
Проектирование цифровых функциональных блоков СБИС
Проектирование элементной базы для космической и навигацион...
Проектирование элементов СБИС
Проектирование элементов памяти
Выборка по тематике: Проектирование элементов памяти
Выбраны работы: с 2005 по 2024 год
В выборке - 32 работы
А Г И К Л М О П Р С Т
А 
 
Анализ потребляемой мощности схем суммирования сигналов сопоставления КМОП 65-нм регистров ассоциативной памяти
Анализ пропускной способности многобанковой памяти в системе на кристалле
Г 
 
Генератор тестов для проверки когерентности кэш-памятей многоядерных микропроцессоров (ristretto)
Гибридный метод аллокации массивов памяти в аппаратных платформах с разветвленной структурой памяти на базе процессора NeuroMatrix® DSP
И 
 
Исследование стойкости к воздействию отдельных ядерных частиц ячеек КНИ КМОП ОЗУ методами смешанного 3D TCAD-SPICE моделирования
К 
 
Конструкции ячеек радиационно-стойких энергонезависимых ОЗУ, интегрированных в КМОП КНИ процесс
Л 
 
Логический элемент сравнения для 65 нм КМОП селекторов ассоциативных запоминающих устройств
М 
 
Математическая модель элемента SOT-MRAM на основе спинового эффекта Холла
Методика оптимизации и оценки эффективности кэш-памяти второго уровня
Метод масштабируемой верификации PROMELA-моделей протоколов когерентности кэш-памяти
Механизмы многократных сбоев в микросхемах памяти
Моделирование нестационарных характеристик КМОП 28-нм ячеек памяти DICE с учетом эффектов воздействия одиночных ядерных частиц
Модель выявления контрафактных восстановленных микросхем СОЗУ с помощью ускоренного старения
О 
 
Оптимизация механизма предварительного считывания в кэш-памяти второго уровня
Организация саморемонта блоков статической оперативной памяти с резервными элементами
Особенности переключения намагниченности в ячейках памяти MRAM с перпендикулярной анизотропией
Особенности переключения намагниченности в ячейках памяти MRAM с планарной анизотропией
Оценка надежности при одиночных сбоях в кэш-памяти в маршруте проектирования системы на кристалле
Оценка на основе TCAD моделирования устойчивости к сбоям элементов на базе ячеек STG DICE для 65-нм КМОП блоков ассоциативной памяти
П 
 
Принципы проектирования устройств тестового диагностирования быстродействующих микросхем и модулей полупроводниковой памяти
Программный пакет для приборно-технологического моделирования спинтронных приборов на основе магнитных туннельных переходов
Проектирование гибридного регистра ассоциативной памяти
Проектирование токовых элементов памяти на основе математического аппарата линейной алгебры
Проектирование топологии сбоеустойчивых ячеек статической памяти высокой плотности
Р 
 
Развитие структуры и алгоритма работы устройства встроенного саморемонта статической оперативной памяти
Разработка быстродействующего блока памяти с ассоциативной выборкой
С 
 
СФ-блок контроллера массива NAND Flash-памяти
Синтез блоков памяти с использованием представления правил в виде булевых функций от топологических объектов
Сравнительный анализ элементов памяти и усилителей считывания для высокотемпературных СБИС ОЗУ
Статистический подход к описанию множественных сбоев в цифровых схемах памяти высокой степени интеграции
Схема считывания информации из энергонезависимой памяти
Т 
 
Трассировка битовых элементов памяти с автоматическим построением ограничений на границах ячеек

Copyright © 2009-2024 ИППМ РАН. All Rights Reserved.

Разработка сайта - ИППМ РАН