Главная         Авторы   Статьи   Год проведения   Тематика   Организации        Конференция МЭС

ФГУ "ФНЦ НИИСИ РАН"

Листинг всех работ организации. Нажмите на название работы для того, чтобы получить по ней полную информацию.

2005 
  Аряшев С.И., Краснюк А.А., Чибисов П.А.
Адаптация тестов для оценки производительности 64-разрядного универсального суперскалярного микропроцессора
  Аракелов А.А., Сидоров Е.А., Бобков С.Г.
Архитектура контроллера интерфейса памяти SRAM для обеспечения максимальной производительности коммутирующего устройства
  Бобков С.Г., Евлампиев Б.Е., Сидоров А.Ю.
Блок самотестирования внутренней памяти
  Балашов А.Г., Крупкина Т.Ю., Цимбалов А.С.
Критерии выбора моделей при расчете приборных характеристик субмикронных транзисторных структур
  Антонов С.В., Аряшев С.И.
Маршрут эффективной разработки ИС
  Аряшев С.И., Барских М.Е., Бычков К.С.
Методы повышения производительности суперскалярного RISC-процессора
  Краснюк А.А., Стенин В.Я.
Моделирование SEU сбоев в субмикронных КНИ-КМОП ячейках памяти с учетом температурных эффектов
  Рогаткин Ю.Б.
Опыт разработки и методология проектирования смешанных МЭС на примере быстродействующего 10-разрядного АЦП
  Аряшев С.И., Зубковский П.С., Николина Н.В., Чибисов П.А.
Основные подходы к верификации блока вещественной арифметики
  Аряшев С.И., Рогаткин Б.Ю., Сысоева О.В.
Отладка блока преобразования адресов микропроцессора
  Аряшев С.И., Корниленко А.В., Чекунов А.В.
Отладка и тестирование моделей СБИС с использованием прототипов, реализованных на ПЛИС
  Байков В.Д., Герасимов Ю.М., Рогаткин Ю.Б.
Периферийные аналого-цифровые СФ-блоки для КМОП СБИС типа "система на кристалле"
  Бобков С.Г., Токарев В.Е.
Проектирование заказных блоков с учётом экстракции RC паразитных параметров
  Аряшев С.И., Николина Н.В., Чибисов П.А.
Тесты аттестации архитектуры RTL-модели 64-разрядного суперскалярного микропроцессора
2006 
  Аряшев С.И., Бобков С.Г., Зубковский П.С.
Суперскалярный 64-х разрядный RISC микропроцессор встроенного применения
  Жарков И.А., Краснюк А.А., Стенин В.Я.
Уменьшение влияния однократных помех в субмикронных триггерных ячейках памяти
2008 
  Краснюк А.А., Стенин В.Я., Черкасов И.Г., Яковлев А.В.
Анализ работоспособности субмикронных КМОП СБИС ОЗУ при экстремальных тепловых режимах
  Стенин В.Я., Бетелин В.Б., Бобков С.Г., Краснюк А.А., Осипенко П.Н., Черкасов И.Г., Чумаков А.И., Яненко А.В.
Перспективы использования субмикронных КМОП СБИС в сбоеустойчивой аппаратуре, работающей под воздействием атмосферных нейтронов
2010 
  Чибисов П.А., Трубицын Д.А., Баранов С.В.
Алгоритмы тестирования памяти при проведении радиационных испытаний микропроцессорного модуля
  Агафонов А.Е.
Архитектура оптического устройства приема информации в микропроцессорных вычислительных системах
  Аракелов А.А., Аряшев С.И., Кабиров Р.Ш.
Виртуализация устройств прямого доступа к памяти
  Тёма А.В., Белобородова С.В.
Исследование эффективности аппаратной реализации отслеживания зависимостей по данным в структуре конвейера сопроцессора СР2 микропроцессора КОМДИВ128-RIO
  Ивасюк Е.В., Зубковский П.С.
Модули вычисления функций обратной величины и обратного квадратного корня одинарной точности
  Евлампиев Б.Е., Власов А.О., Кириченко П.Г., Кочнов А.А.
Оптимизация некоторых этапов маршрута проектирования процессора КОМДИВ64-РИО
  Слепов А.Б.
Разработка потактовой поведенческой модели системы на кристалле на языке C++
  Бутузов В.А., Бочаров Ю.И., Гуменюк А.С., Осипов Д.Л., Симаков А.Б., Аткин Э.В.
СФ-блок быстродействующего микромощного АЦП для многоканальной системы на кристалле
  Зубковский П.С., Ивасюк Е.В., Аряшев С.И.
Сопроцессор комплексных вычислений
  Николина Н.В., Зубковский П.С., Чибисов П.А.
Сопроцессоры вещественной и комплексной арифметики и их тестирование
  Слинкин Д.И., Грузинова Е.В.
Функциональный тест графического контроллера
2012 
  Ровинский Е.В., Чибисов П.А.
Запуск ОС Linux как этап функционального тестирования микропроцессоров
  Ладнушкин М.С.
Методика встроенного тестирования субмикронных цифровых КМОП СБИС
  Целыковский А.А., Данилов И.А., Зебрев Г.И.
Моделирование аналоговых устройств графеновой электроники
  Стенин В.Я., Степанов П.В.
Моделирование сбоеустойчивости 65 нм шеститранзисторных КМОП ячеек памяти к локальному воздействию импульса тока
  Власов А.О., Евлампиев Б.Е., Кириченко П.Г., Кочнов А.А., Поминова А.А.
Оптимизация маршрута топологического проектирования микропроцессора КОМДИВ64-РИО
  Власов А.О.
Оптимизация мощности токов утечки без изменения логического описания микросхемы
  Поминова А.А.
Оптимизация регулярной сетки питания СБИС
  Краснюк А.А., Петров К.А.
Особенности применения методов помехоустойчивого кодирования в суб-100нм микросхемах памяти для космических систем
  Петров К.А.
Помехоустойчивое кодирование для субмикронных динамических ОЗУ
  Буякова О.Н., Кириченко П.Г., Осина С.Э., Сысоева О.В., Тарасов И.В.
Разработка базовых элементов и маршрута проектирования регистровых файлов для технологии «Кремний на изоляторе» 0,25 мкм
  Рогаткин Ю.Б.
Сложно-функциональный блок цифро-аналогового преобразователя с автокалибровкой
  Николина Н.В., Чибисов П.А., Аряшев С.И.
Современные тенденции оценки и контроля производительности микропроцессоров на стадии их разработки
  Катунин Ю.В., Стенин В.Я.
Сравнительное моделирование сбоеустойчивости суб-100-нм двухфазных КМОП инверторов с разными проектными нормами к воздействию локальных импульсов тока
  Зубковский П.С., Ивасюк Е.В.
Схема предсказания исключительной ситуации «потеря точности» в модуле операции «умножение с накоплением»
2014 
  Рогаткин Ю.Б., Рогаткин Б.Ю.
Блок мониторинга СБИС микропроцессора
  Боруздина А.Б., Уланова А.В., Горбунов М.С., Чумаков А.И.
Влияние угла падения тяжелых заряженных частиц и записанного кода на кратность сбоев в микросхемах СОЗУ
  Катунин Ю.В., Левин К.Э.
Использование двухфазных КМОП логических элементов в блоках помехоустойчивого кодирования данных
  Бобков С.Г., Горбунов М.С., Дьяченко Ю.Г., Рождественский Ю.В., Степченков Ю.А., Сурков А.В.
Использование самосинхронной логики для снижения потребляемой мощности и повышения надёжности микропроцессоров
  Аряшев С.И., Бобков С.Г., Саяпин П.В.
Методика оптимизации и оценки эффективности кэш-памяти второго уровня
  Сысоева О.В., Агафонов А.Е., Кириченко П.Г.
Методы проектирования тактовых генераторов с распределенным спектром
  Стенин В.Я.
Моделирование нестационарных характеристик КМОП 28-нм ячеек памяти DICE с учетом эффектов воздействия одиночных ядерных частиц
  Хисамбеев И.Ш., Чибисов П.А.
Об одном методе построения метрик функционального покрытия в тестировании микропроцессоров
  Власов А.О., Евлампиев Б.Е.
Оптимизация синтеза цепей распространения синхросигнала
  Петров К.А.
Повышение быстродействия и снижение аппаратурных затрат в декодерах Хсяо
  Стенин В.Я., Степанов П.В.
Проектирование базовых элементов памяти на основе ячеек DICE для сбоеустойчивых КМОП 28 нм ОЗУ
  Ларионов А.В.
Псевдо-дифференциальный каскодный выходной буфер для высокоскоростной последовательной передачи данных по каналу с большим коэффициентом затухания сигнала
  Краснюк А.А., Орлов О.М., Имаметдинов Э., Марьина Е.
Разработка и моделирование субмикронных PDCFET транзисторов
  Аряшев С.И., Барских М.Е., Бобков С.Г., Зубковский П.С., Ивасюк Е.В.
Реализация базовых функций задачи горения на основе операции FMA специализированного векторного сопроцессора
  Степченков Ю.А., Рождественский Ю.В., Дьяченко Ю.Г., Морозов Н.В., Степченков Д.Ю., Сурков А.В.
Самосинхронное устройство умножения-сложения гигафлопсного класса: варианты реализации
  Катунин Ю.В., Стенин В.Я.
Сбоеустойчивость двухфазных 28 нм КМОП инверторов к одиночным эффектам воздействия ядерных частиц
  Барских М.Е., Аряшев С.И., Рогаткин Б.Ю.
Современные методы функциональной верификации RTL-моделей блоков СБИС микропроцессора
  Зебрев Г.И., Горбунов М.С., Усейнов Р.Г., Озеров А., Емельянов В.В., Анашин В.С., Козюков А., Земцов К., Шередеко Г.
Статистический подход к описанию множественных сбоев в цифровых схемах памяти высокой степени интеграции
  Ладнушкин М.С.
Универсальная система отладки СБИС по интерфейсу JTAG на основе скан-технологии
2016 
  Шунков В.Е., Кусь О.Н., Прокопьев В.Ю., Бутузов В.А., Бочаров Ю.И., Шунков В.Е.
Интегральный преобразователь напряжения на переключаемых конденсаторах
  Слинкин Д.И., Зубковский П.С.
Исследование пиковой производительности современных микропроцессоров
  Гревцев Н.А., Хисамбеев И.Ш., Чибисов П.А.
Исследование способов повышения эффективности стохастического тестирования моделей микропроцессоров
  Барских М.Е.
Исследование способов построения блока динамического предсказания ветвлений для перспективных микропроцессоров разработки НИИСИ РАН
  Стенин В.Я., Катунин Ю.В., Степанов П.В.
КМОП 65-нм статические ОЗУ на ячейках памяти DICE с разнесенными на кристалле группами транзисторов
  Стенин В.Я., Антонюк А.В.
Логический элемент сравнения для 65 нм КМОП селекторов ассоциативных запоминающих устройств
  Аряшев С.И., Бычков К.С.
Оптимизация механизма предварительного считывания в кэш-памяти второго уровня
  Власов А.О.
Оптимизация параметров микросхемы без изменения логического описания при технологических нормах 28нм
  Корниленко А.В., Эсула О.И.
Оптимизация подсистемы памяти вычислительной системы с помощью предоставления гарантированной полосы пропускания канала памяти
  Соловьева Л.А.
Проектирование гибридного регистра ассоциативной памяти
  Власов А.О., Мараховский В.Б., Сурков А.В.
Проектирование цифровых КМОП схем для экстремальных температур
  Кириченко П.Г., Соловьева Л.А., Тарасов И.В.
Проектирование 14-портового регистрового файла и буфера трансляции адресов со сниженным потреблением с учетом особенностей технологии 28 нм
  Косарев И.
Распределённые каналы приёма-передачи данных в сетевых архитектурах многопроцессорных систем
  Лавринов Г.А.
Реконфигурация маршрутов в RapidIO системе при наличии неисправных соединений
  Ладнушкин М.С.
Снижение аппаратурных затрат и увеличение коэффициента компрессии средств тестирования константных неисправностей КМОП цифровых СБИС
  Киселева А.А., Краснюк А.А., Трепалин А.П.
Сравнительный анализ элементов памяти и усилителей считывания для высокотемпературных СБИС ОЗУ
  Ларионов А.В.
Эквалайзер с решающей обратной связью и активной индуктивностью для высокоскоростного приемника
2018 
  Антонюк А.В., Степанов П.В.
Анализ потребляемой мощности схем суммирования сигналов сопоставления КМОП 65-нм регистров ассоциативной памяти
  Барских М.Е., Эсула О.И.
Верификация алгоритма арбитража потоков запросов к памяти
  Глушко А.А., Бабкин С.И., Амирханов А.В., Зинченко Л.А., Макарчук В.В.
Вопросы проектирования LDMOS-транзисторов, работающих при повышенном напряжении питания
  Смирнов А.В., Чибисов П.А.
Генератор тестов для проверки когерентности кэш-памятей многоядерных микропроцессоров (ristretto)
  Ладнушкин М.С.
Метод дублирования триггеров в средствах тестирования с компрессией
  Галимов А.М., Горбунов М.С., Зебрев Г.И.
Метод разбиения сечения сбоев по кратности для прогнозирования частот множественных сбоев в космосе
  Власов А.О., Горелов А.А., Эмин Е.К.
Оптимизация маршрута проектирования топологии высокопроизводительного блока по технологии 28нм
  Катунин Ю.В., Стенин В.Я.
Оценка на основе TCAD моделирования устойчивости к сбоям элементов на базе ячеек STG DICE для 65-нм КМОП блоков ассоциативной памяти
  Гревцев Н.А., Чибисов П.А.
Подход к стохастическому тестированию RTL-моделей многоядерных микропроцессоров
  Аряшев С.И., Зубковский П.С., Цветков В.В.
Реализация функции копирования массивов на векторном сопроцессоре
  Слинкин Д.И.
Тестирование производительности ПЛИС-прототипа встроенного контроллера Гигабитного Ethernet при работе с TCP
  Ларионов А.В., Буякова О.Н., Сысоева О.В., Осина С.Э., Задябин С.О., Алексан П.А., Тарасов И.В., Рогаткин Ю.Б., Мастеров В.В.
Четырехканальный мультистандартный адаптивный последовательный приемопередатчик для диапазона 1.25-10.3Гб/с по технологии КМОП 65нм
2020 
  Ларионов А.В., Буякова О.Н., Сысоева О.В., Осина С.Э.
Входной тракт приемника для интерфейсов CEI-25G-LR и CEI-28G-MR с энергоэффективностью 1,45мВт/Гб/с по технологии КМОП 28нм
  Катунин Ю.В., Стенин В.Я.
Мажоритарный КМОП элемент при переключении и сборе заряда с трека одиночной частицы
  Дубровин А.А.
Многоступенчатая архитектура контроллера твердотельного накопителя с повышенной пропускной способностью
  Катунин Ю.В., Стенин В.Я.
Особенности импульсных помех в КМОП комбинационных логических элементах при сборе заряда с треков одиночных частиц
  Борошко С.И., Кириченко П.Г., Тарасов И.В., Ткаченко Е.В., Хохлова А.Г.
Практическая реализация тандемного синтезатора с дробным коэффициентом деления для видеоконтроллера по технологии 65 нм
  Балбеков А.О., Горбунов М.С., Галимов А.М.
Проектирование топологии сбоеустойчивых ячеек статической памяти высокой плотности
  Аряшев С.И., Зубковский П.С., Цветков В.В.
Реализация функций библиотеки подпрограмм линейной алгебры на векторном сопроцессоре для не выравненных массивов
  Власов А.О., Клишин А.В., Желудков Н.В., Эмин Е.К., Горбунов М.С.
Сравнительная характеристика методов повышения сбоеустойчивости топологии блоков целочисленного умножения/деления в проектных нормах 65нм
  Гревцев Н.А., Чибисов П.А.
Функциональная верификация атомарных операций с использованием анализа конфликтов блокировок
  Мастеров В.В.
ЦФАПЧ с бинарным фазовым детектором, контролем джиттера выходного сигнала и центральной частотой 10ГГц
2021 
  Гревцев Н.А., Краснюк А.А., Орлов Д.О., Чибисов П.А.
Генерация синтетических клонов приложений пользователя для функциональной верификации
  Катунин Ю.В., Стенин В.Я.
Сравнительный анализ образования импульсов ложных сигналов на выходах КМОП тройных мажоритарных элементов при сборе заряда с треков одиночных ионизирующих частиц
2022 
  Чумаков А.И., Чумаков К.А., Дианков С.Ю.
Особенности оценки ионизационной реакции СБИС при импульсном нейтронном воздействии
  Гревцев Н.А.
Функциональная верификация микропроцессоров с применением методов машинного обучения
 

Copyright © 2009-2024 ИППМ РАН. All Rights Reserved.

Разработка сайта - ИППМ РАН