Главная
Авторы Статьи Год проведения Тематика Организации Конференция МЭС
Нечувствительный к задержкам блок умножения-сложения-вычитания с плавающей точкой |
|
|
|
|
Авторы |
| Соколов И.А. |
| Рождественский Ю.В. |
| Дьяченко Ю.Г. |
| Степченков Ю.А. |
| Морозов Н.В. |
| Степченков Д.Ю. |
| Дьяченко Д.Ю. |
Год публикации |
| 2018 |
DOI |
| 10.31114/2078-7707-2018-2-170-177 |
УДК |
| 004.31:004.032.34 |
|
Аннотация |
| Представлено устройство совмещенного умножения-сложения-вычитания, независящее от задержек в элементах и проводниках. Оно полностью соответствует стандарту IEEE 754 и реализует одновременно операции сложения и вычитания третьего операнда из произведения первых двух. Каждый 64-разрядный операнд содержит либо одно число двойной точности, либо два числа одинарной точности. Для увеличения быстродействия умножитель, реализующий модифицированный алгоритм Бута, разбит на две ступени конвейера с ускоренным переключением в спейсер. Схема кодера Бута интегрирована во входное FIFO. Выполнение сложения и вычитания в троичном избыточном коде обеспечивает сокращение аппаратных затрат всего блока. С целью сокращения энергопотребления блок построен как одноканальное устройство. Блок разработан на базе объемной КМОП технологии с проектными нормами 65 нм с использованием библиотеки стандартных элементов, дополненной самосинхронными элементами, и обеспечивает производительность на уровне 3 гигафлопс. |
Ключевые слова |
| избыточное кодирование, троичный сумматор, "дерево" Уоллеса, эквихронная зона, FIFO. |
Ссылка на статью |
| Соколов И.А., Рождественский Ю.В., Дьяченко Ю.Г., Степченков Ю.А., Морозов Н.В., Степченков Д.Ю., Дьяченко Д.Ю. Нечувствительный к задержкам блок умножения-сложения-вычитания с плавающей точкой // Проблемы разработки перспективных микро- и наноэлектронных систем. 2018. Выпуск 2. С. 170-177. doi:10.31114/2078-7707-2018-2-170-177 |
Адрес статьи |
| http://www.mes-conference.ru/data/year2018/pdf/D055.pdf |
|
|