Разработка маршрута ресинтеза комбинационных логических схем с целью повышения маскирующих свойств |
|
|
|
|
Авторы |
| Надоленко В.В. |
| Тельпухов Д.В. |
| Битков Ю. |
Год публикации |
| 2018 |
DOI |
| 10.31114/2078-7707-2018-1-50-56 |
УДК |
| 621.3.049.771.14 |
|
Аннотация |
| данная работа посвящена разработке маршрута ресинтеза комбинационных схем с целью повышения их устойчивости к случайным сбоям. В качестве метрики сбоеустойчивости используется коэффициент чувствительности – среднее число ненадежных элементов. Алгоритм ресинтеза представляет собой итеративный процесс замены отдельных участков схемы на их эквиваленты, реализующие ту же логическую функцию и имеющие лучшие маскирующие свойства. Положительный результат может достигаться как за счет добавления функциональной избыточности, так и за счет использования более оптимальной с точки зрения устойчивости к сбоям структуры. При оценке маскирующих свойств участок схемы рассматривается как самостоятельная подсхема, что ускоряет работу программы. Использование входных тестовых наборов для подсхемы в соответствии с вероятностями их появления и наблюдаемостей выходов подсхемы на первичных выходах схемы позволяет учесть влияние окружающих элементов при выборе оптимальной структуры. Тестирование проводилось на схемах из наборов ISCAS’85 и LGSynth’89, синтезированных с разными параметрами оптимизации в двух различных библиотеках стандартных ячеек. |
Ключевые слова |
| случайные сбои, ресинтез, сбоеустойчивость, наблюдаемость, ODC |
Ссылка на статью |
| Надоленко В.В., Тельпухов Д.В., Битков Ю. Разработка маршрута ресинтеза комбинационных логических схем с целью повышения маскирующих свойств // Проблемы разработки перспективных микро- и наноэлектронных систем. 2018. Выпуск 1. С. 50-56. doi:10.31114/2078-7707-2018-1-50-56 |
Адрес статьи |
| http://www.mes-conference.ru/data/year2018/pdf/D038.pdf |