Главная
Авторы Статьи Год проведения Тематика Организации Конференция МЭС
Архитектура оптического устройства приема информации в микропроцессорных вычислительных системах |
|
|
|
|
Авторы |
| Агафонов А.Е. |
Год публикации |
| 2010 |
УДК |
| 47.14.07 |
|
Аннотация |
| Статья описывает архитектуру оптического устройства приема информации (оптический приемник) для микропроцессорных вычислительных систем. Прием данных происходит в средах Ethernet (1 Гбит/с) и RapidIO (1 Гбит/с и 1,25 Гбит/с) с топологией типа точка-точка. Оптический приемник (ОП) содержит усилитель напряжения, управляемый током (УНУТ) с автоматической регулировкой усиления (АРУ), шесть усилителей-ограничителей (УО), схему детектирования сигнала (СДС) и выходной буфер. ОП обеспечивает усиление до 59 дБОм при максимальной рабочей частоте 625 МГц в полном диапазоне рабочих температур. ОП создан по КМОП-технологии 0,35 мкм, напряжение питания 3,3 В, среднее значение потребляемой мощности 345 мВт. |
Ключевые слова |
| оптический приемник, усилитель-ограничитель, усилитель напряжения, управляемый током, автоматическая регулировка усиления |
Ссылка на статью |
| Агафонов А.Е. Архитектура оптического устройства приема информации в микропроцессорных вычислительных системах // Проблемы разработки перспективных микро- и наноэлектронных систем - 2010. Сборник трудов / под общ. ред. академика А.Л.Стемпковского. М.:ИППМ РАН, 2010. С. 438-441. |
Адрес статьи |
| http://www.mes-conference.ru/data/year2010/papers/m10-141-94741.pdf |
|
|