Аппаратная реализация ускоренного приближённого матричного умножителя на основе алгоритма MADDNESS |
|
|
|
|
Авторы |
| Жигулин А.С. |
| Соловьев Р.А. |
Год публикации |
| 2022 |
DOI |
| 10.31114/2078-7707-2022-4-94-100 |
УДК |
| 004.052.32 |
|
Аннотация |
| Предложена методика по созданию аппаратной реализации ускоренного приближённого матричного умножителя MADDNESS. Данный умножитель имеет хорошие показатели по точности и скорости работы и одновременно отличается простотой декодера, что позволяет его широко применять в аппаратной реализации нейронных сетей. В результате исследований удалось достичь очень высокой скорости работы умножителя на аппаратном уровне за счёт полного отказа от операции умножения как таковой. При этом качество полученных предсказаний остаётся высоким. |
Ключевые слова |
| Аппаратная реализация матричного умножителя, Программируемые Логические Интегральные Схемы, Целочисленная арифметика. |
Ссылка на статью |
| Жигулин А.С., Соловьев Р.А. Аппаратная реализация ускоренного приближённого матричного умножителя на основе алгоритма MADDNESS // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2022. Выпуск 4. С. 94-100. doi:10.31114/2078-7707-2022-4-94-100 |
Адрес статьи |
| http://www.mes-conference.ru/data/year2022/pdf/D062.pdf |