Реализация функционала мажоритарного элемента в ППВС на основе процессора сопоставлений |
|
|
|
|
Авторы |
| Левченко Н.Н. |
| Змеев Д.Н. |
Год публикации |
| 2022 |
DOI |
| 10.31114/2078-7707-2022-3-129-134 |
УДК |
| 004.27 |
|
Аннотация |
| При создании высокопроизводительных вычислительных систем много усилий уделяется вопросам надежно-сти. Децентрализованная архитектура параллельной потоковой вычислительной системы и распределение ресурсов, поддержанное на уровне аппаратуры, позволяют без дополнительных аппаратных затрат реализовать т.н. метод программного мажорирования. В статье рассматриваются варианты реализации функционала мажоритарного элемента в параллельной потоковой вычислительной системе на основе процессора сопоставлений с использованием особенностей его функционирования. Проанализированы преимущества и недостатки вариантов реализации функционала мажоритарного элемента. |
Ключевые слова |
| параллельная потоковая вычислительная система, мажоритарный элемент, процессор сопоставлений, ассоциативная память. |
Ссылка на статью |
| Левченко Н.Н., Змеев Д.Н. Реализация функционала мажоритарного элемента в ППВС на основе процессора сопоставлений // Проблемы разработки перспективных микро- и наноэлектронных систем (МЭС). 2022. Выпуск 3. С. 129-134. doi:10.31114/2078-7707-2022-3-129-134 |
Адрес статьи |
| http://www.mes-conference.ru/data/year2022/pdf/D023.pdf |